Microchip Technology SAMA5D2 System-in-Package(SiP)-MPU
Das SAMA5D2 System-in-Package (SiP) MPU von Microchip bietet bis zu 1 Gbit DDR2 SDRAM oder bis zu 2 Gbit LPDDR2 SDRAM in einem einzigen Gehäuse. Das SAMA5D2 SiP integriert den Arm® Cortex®-A5-Prozessor-basierten SAMA5D2 MPU mit DDR2-SDRAM oder LPDDR2-SDRAM. Das SAMA5D2 bietet eine hohe Leistung und einen extrem niedrigen Stromverbrauch und zeichnet sich durch eine hohe Komplexität des PCB-Routings aus, was zu einer Verringerung der Fläche und Anzahl der Schichten führt. Das Board-Design wird einfacher und robuster, indem es das Design für EMI, ESD und Signalqualität erleichtert.Die DDR2-SDRAM-Speichergrößen und Gehäuseoptionen sind 128 MBit TFBGA196 und 512 MBit oder 1 GBit TFBGA289. Die LPDDR2-SDRAM-Speichergrößen und Gehäuseoptionen sind 1 Gbit und 2 Gbit TFBGA361. Die kleinste Speichergröße/Paketoption richtet sich an Applikationen mit einem kleinen Betriebssystem oder Bare Metal, während die größeren Optionen für den Einsatz von Linux® geeignet sind.
Merkmale
- ARM Cortex-A5-Core
- ARMv7-A-Architektur
- Arm TrustZone®
- NEON™ Media Processing Engine
- Bis zu 500 MHz
- ETM/ETB 8 Kbytes
- Speicherarchitektur
- Speicher-Management-Einheit
- 32-Kbyte L1 Daten-Cache, 32-Kbyte L1-Befehls-Cache
- 128-Kbyte-L2-Cache konfigurierbar zur Verwendung als interner SRAM
- DDR2-SDRAM-Speicher bis zu 1 GB
- LPDDR2-SDRAM-Speicher bis zu 2 GB
- Ein verschlüsselter interner 128-Kbyte-SRAM
- Ein interner 160-Kbyte-ROM
- Peripherie
- LCD-TFT-Controller bis zu 1024x768, mit vier Overlays, Rotation, Nachbearbeitung und Alpha-Blending, 24-Bit-Parallel-RGB
- ITU-R BT. 601/656/1120 Image Sensor Controller (ISC) mit Unterstützung von bis zu 5 M-Pixel-Sensoren mit paralleler 12-Bit-Schnittstelle für Raw Bayer, YCbCr, Monochrome und JPEG-komprimierte Sensorschnittstellen.
- Zwei synchrone serielle Controller (SSC), zwei Inter-IC Sound Controller (I2SC) und ein Stereo Klasse D Verstärker.
- Ein Peripheral Touch Controller (PTC) mit bis zu 8 X-Linien und 8 Y-Linien (64-Kanal kapazitiver Touch)
- Ein Pulse Density Modulation Interface Controller (PDMIC)
- Ein USB-Hochgeschwindigkeits-Geräteanschluss (UDPHS) und ein USB-Hochgeschwindigkeits-Hostport oder zwei USB-Hochgeschwindigkeits-Hostports (UHPHS)
- Ein USB-Hochgeschwindigkeits-Hostport mit einer HSIC-Schnittstelle (High-Speed Inter-Chip).
- Ein 10/100-Ethernet-MAC (GMAC)
- Zwei Hochgeschwindigkeitsspeicherkarten-Hosts:
- SDMMC0: SD 3.0, eMMC 4,51, 8-Bit
- SD 2.0, eMMC 4.41, 4-Bit nur SDMMC1:
- Zwei serielle Master/Slave-Peripherieschnittstellen (SPI)
- Zwei serielle Quad-Peripherieschnittstellen (QSPI)
- Fünf FLEXCOMs (USART, SPI und TWI)
- Fünf UARTs
- Zwei Master-CAN-FD (MCAN)-Controller mit SRAM-basierten Mailboxen und zeit- und ereignisgesteuerter Übertragung
- Ein Rx nur UART im Backup-Bereich (RXLP)
- Ein Analogkomparator (ACC) im Backup-Bereich
- Zwei 2-Draht-Schnittstellen (TWIHS) mit bis zu 400 Kbit/s, die das I2C-Protokoll und SMBUS (TWIHS) unterstützen.
- Zwei 3-Kanal-32-Bit-Timer/Zähler (TC), die grundlegende PWM-Modi unterstützen.
- Ein vollwertiger 4-Kanal-16-Bit-Pulsbreitenmodulation(PWM)-Controller mit vollem Funktionsumfang.
- Ein 12-Kanal-12-Bit-Analog-Digital-Wandler (ADC) mit resistiver Touchscreen-Funktionalität.
- Sicherheit
- Zero-Power-On-Reset-Zellen (POR) ohne Stromzufuhr
- Detektor für den Ausfall des Haupttaktgebers
- Schreibgeschützte Register
- Integritätsprüfungsmonitor (ICM) basierend auf SHA256
- Speicher-Management-Einheit
- Eigenständiger Watchdog
- System mit bis zu 166 MHz
- Reset-Controller, Abschaltregler, periodischer Intervall-Timer, unabhängiger Watchdog-Timer und sichere Echtzeituhr (RTC) mit Taktkalibrierung
- Eine 600 bis 1200 MHz PLL für das System und eine 480 MHz PLL optimiert für USB-Hochgeschwindigkeitsapplikationen
- Digitale fraktionierte PLL für Audio (11,2896 MHz und 12,288 MHz)
- Interner stromsparender 12 MHz RC und 32 KHz typ. RC
- Wählbarer 32,768 Hz stromsparender Oszillator und 8 bis 24 MHz Oszillator
- 51 DMA-Kanäle, darunter zwei 16-Kanal-64-Bit-Zentral-DMA-Controller
- 64-Bit Advanced Interrupt Controller (AIC)
- 64-Bit Secure Advanced Interrupt Controller (SAIC)
- Drei programmierbare externe Taktsignale
- Stromsparende Modi
- Extrem stromsparender Modus mit schneller Aktivierungsfunktion
- Stromsparender Backup-Modus mit 5-Kbyte SRAM- und SleepWalking-Funktionen
- Aktivierungsfunktion von bis zu neun Aktivierungs-Pins, UART-Empfang, analoger Vergleich
- Schnelle Aktivierungsfunktion
- Erweiterter Backup-Modus mit LPDDR2/DDR2-SDRAM im Self-Refresh-Modus
- Sicherheit
- 5 Kbyte interner verschlüsselter SRAM:
- 1 Kbyte nicht löschbar bei Manipulationserkennung
- 4 KByte löschbar bei Manipulationserkennung
- 256-Bit verschlüsselte und löschbare Register
- Bis zu acht Manipulations-Pins für statische oder dynamische Eindringmelder(1)
- Umgebungsmonitore für bestimmte Versionen: Temperatur, Spannung, Frequenz und aktive Chio-Abschirmung
- Sicherer Boot-Lader
- On-the-fly AES-Verschlüsselung/Entschlüsselung auf LPDDR2/DDR2-SDRAM- und QSPI-Speichern (AESB)
- RTC einschließlich Zeitstempel auf Datensicherheit
- Programmierbarer Sicherungskasten mit 544 Sicherungsbits (inkl. JTAG-Schutz und BMS)
- 5 Kbyte interner verschlüsselter SRAM:
- Hardware-Verschlüsselung
- SHA (SHA1, SHA224, SHA256, SHA384, SHA512): konform mit FIPS PUB 180-2
- AES: 256-, 192-, 128-Bit-Schlüssel-Algorithmus konform mit FIPS PUB 197
- TDES: Zwei- oder Drei-Schlüssel-Algorithmen, kompatibel mit FIPS PUB 46-3
- True Random Number Generator (TRNG) gemäß NIST Special Publication 800-22 Test Suite und FIPS PUBs 140-2 und 140-3
- Bis zu 128 I/Os
- Voll programmierbar über Set/Clear-Register
- Multiplexing von bis zu acht Peripheriefunktionen pro I/O-Leitung
- Jede I/O-Leitung kann einem Peripheriegerät zugewiesen oder als allgemeine I/O verwendet werden
- Der PIO-Controller bietet einen synchronen Ausgang mit bis zu 32-Bit-Datenausgabe in einem Schreibvorgang
Videos
View Results ( 6 ) Page
| Teilnummer | Datenblatt | RAM-Datengröße | Schnittstellen-Typ |
|---|---|---|---|
| ATSAMA5D27C-LD2G-CU | ![]() |
2 Gbit | CAN, I2C, ISC, QSPI, SPI, UART, USB |
| ATSAMA5D27C-LD1G-CU | ![]() |
1 Gbit | CAN, I2C, ISC, QSPI, SPI, UART, USB |
| ATSAMA5D27C-LD1G-CUR | ![]() |
1 Gbit | CAN, I2C, ISC, QSPI, SPI, UART, USB |
| ATSAMA5D27C-LD2G-CUR | ![]() |
2 Gbit | CAN, I2C, ISC, QSPI, SPI, UART, USB |
| ATSAMA5D28C-LD1G-CUR | ![]() |
1 Gbit | CAN, I2C, ISC, QSPI, SPI, UART, USB |
| ATSAMA5D28C-LD2G-CUR | ![]() |
2 Gbit | CAN, I2C, ISC, QSPI, SPI, UART, USB |
Veröffentlichungsdatum: 2019-03-01
| Aktualisiert: 2023-07-12

