Texas Instruments MSPM0G110x Mischsignal-Mikrocontroller
Die Mischsignal-Mikrocontroller MSPM0G110x von Texas Instruments verfügen über bis zu 128 KB Flash-Speicher mit integriertem Fehlerkorrekturcode (ECC) und bis zu 32 KB ECC-geschütztes SRAM mit Hardwareparität. Der MSPM0G110x ist Teil der hochintegrierten, stromsparenden 32-Bit-MCU-Familie von MSP, die auf der verbesserten Arm® Cortex®-M0+ 32-Bit-Kernplattform basiert, die mit einer Frequenz von bis zu 80 MHz arbeitet. Dieser kostengünstige MCU bietet eine analoge Hochleistungs-Peripherieintegration, unterstützt einen erweiterten Temperaturbereich von -40°C bis +105°C und arbeitet mit einem Versorgungsspannungsbereich von 1,62 V bis 3,6 V.Die MSPM0G110x-MCU von TI ist ideal für die Steuerung von Motoren, Haushaltsgeräten, unterbrechungsfreien Stromversorgungen (USV) und Wechselrichtern, Medizin und Gesundheitswesen, Netzinfrastruktur, Beleuchtung und andere Anwendungen.
Merkmale
- ARM 32-Bit Cortex-M0+ CPU mit Speicherschutzeinheit, Frequenz bis zu 80 MHz
- Erweiterter Temperaturbereich: -40 °C bis +105 °C
- Großer Versorgungsspannungsbereich: 1,62 V bis 3,6 V
- Speicher
- Bis zu 64 KB Flash-Speicher mit integriertem ECC
- Bis zu 32 KB ECC-geschützter SRAM mit Hardware-Parität
- Leistungsstarke analoge Peripherie
- Zwei 12-Bit-4-MS/s-Analog-Digital-Wandler (ADCs) mit gleichzeitiger Abtastung und bis zu 17 externen Kanälen
- Zwei gleichzeitig abtastende 12-Bit 4Msps Analog-Digital-Wandler (ADCs) mit bis zu 17 externen Kanälen
- Ein Universal-Verstärker (GPAMP)
- Konfigurierbare interne geteilte Spannungsreferenz (VREF) von 1,4 V oder 2,5 V
- Integrierter Temperatursensor
- Zwei 12-Bit-4-MS/s-Analog-Digital-Wandler (ADCs) mit gleichzeitiger Abtastung und bis zu 17 externen Kanälen
- Intelligente digitale Peripherie
- 7-Kanal-DMA-Controller
- Zwei erweiterte 16-Bit-Steuerungs-Timer unterstützen die Totband-Einfügung und Fehlerbehandlung
- Sieben Timer, die bis zu 22 PWM-Kanäle unterstützen
- Ein 16-Bit-Universal-timer
- Ein 16-Bit-Universal-Timer unterstützt QEI
- Zwei 16-Bit-Universal-Timer unterstützen einen stromsparenden Betrieb im standby-Modus
- Ein 32-Bit-Universal-timer
- Zwei erweiterte 16-Bit-Timer mit Totband
- Zwei Fenster-Watchdog-Timer
- RTC mit Alarm- und Kalendermodus
- Fortschrittliche Kommunikationsschnittstellen
- Vier UART-Schnittstellen; eine unterstützt LIN, IrDA, DALI, Smart Card und Manchester, und drei unterstützen den stromsparenden Betrieb im Standby-Modus
- Zwei I2C-Schnittstellen, die bis zu FM+ (1 MBit/s), SMBus/PmBus und Wake-up aus dem Stopp-Modus unterstützen
- Zwei SPI-Schnittstellen, wobei eine SPI-Schnittstelle bis zu 32 Mbits/s unterstützt
- Optimierte Stromsparmodi
- Betrieb: 96µA / MHz (CoreMark)
- Schlafmodus: 200 µA bei 4 MHz
- Stopp: 50 µA bei 32 kHz
- STANDBY: 1,5 µA mit RTC- und SRAM-Erhaltung
- Abschaltung: 100 nA mit IO-Aktivierungsfunktion
- Taktsystem
- Interner 4 MHz bis 32 MHz Oszillator mit bis zu ±1 % Genauigkeit (SYSOSC)
- Phasenregelschleife (PLL) von bis zu 80 MHz
- Interner 32 kHz-Oszillator (LFOSC)
- Externer 4 MHz bis 48 MHz Quarzoszillator (HFXT)
- Externer 32 kHz Quarzoszillator (LFXT)
- Externer Takteingang
- Datenintegrität und Verschlüsselung: Zyklische Redundanzprüfung (CRC-16, CRC-32)
- Flexibler I/O
- Bis zu 60 GPIOs
- Zwei 5V-tolerante IOs
- Zwei High-Drive-IOs mit 20 mA Antriebskraft
- 2-polige serielle Draht-Debugging (SWD) Entwicklungsunterstützung
- Gehäuseoptionen
- 64-polig LQFP
- 48-polige LQFP, VQFN
- 32-polige VQFN
- 28-polige VSSOP
- 24-polige VQFN
- Mitglieder der Produktfamilie
- MSPM0G1105: 32 KB flash, 16KB RAM
- MSPM0G1106: 64 KB flash, 32KB RAM
- MSPM0G1107: 128 KB flash, 32KB RAM
- Development Kits und Software
- LP-MSPM0G3507 LaunchPad™ Entwicklungs-kit
- MSP Software Development Kit (SDK)
Applikationen
- Motorsteuerung
- Haushaltsgeräte
- USV und Wechselrichter
- Elektronische Kassensysteme (POS)
- Medizin und Gesundheitswesen
- Prüf- und Messsysteme
- Fabrikautomatisierung und -steuerung
- Industrie-Transportsysteme
- Netzinfrastruktur
- Smart Metering
- Kommunikationsmodule
- Beleuchtung
Funktionales Blockdiagramm
Veröffentlichungsdatum: 2023-04-03
| Aktualisiert: 2025-04-16
