Texas Instruments SN74SSTUB32866 Konfigurierbare registrierte Buffer

Texas Instruments SN74SSTUB32866 Konfigurierbare Register-Buffer passen sich an 25-Bit-1:1 oder 14-Bit-1:2 an und sind für einen Betrieb von 1,7 V bis 1,9 V VCC ausgelegt. Die 1:1-Pinbelegungskonfiguration erfordert nur ein Bauteil pro DIMM, um neun SDRAM-Lasten zu steuern, während die 1:2-Pinbelegungskonfiguration zwei Bauteile pro DIMM erfordert, um 18 SDRAM-Lasten zu steuern.

Alle Eingänge sind SSTL_18, mit Ausnahme der Reset(RESET)- und Steuer(Cn)-Eingänge, die LVCMOS sind. Alle Ausgänge sind flankengesteuerte Schaltungen, die für unterminierte DIMM-Lasten optimiert sind und den Spezifikationen von SSTL_18 entsprechen, mit Ausnahme des Open-Drain-Fehlerausgangs (QERR). Der SN74SSTUB32866 konfigurierbare Register-Buffer von TI wird mit einem differenziellen Taktgeber (CLK und /CLK) betrieben. Die Daten werden beim Übergang von CLK zu hoch und CLK zu niedrig registriert.

Merkmale

  • Teil der Texas Instruments Widebus+™-Produktfamilie
  • Pinbelegung optimiert das DDR2-DIMM-PCB-Layout
  • Konfigurierbar als 25-Bit-1:1- oder 14-Bit-1:2-Register-Buffer
  • Chip-Auswahl-Eingänge verhindern, dass die Datenausgänge ihren Zustand ändern und den Stromverbrauch des Systems reduzieren
  • Die Schaltung zur Flankensteuerung am Ausgang reduziert das Schaltrauschen in einer unterminierten Leitung
  • Unterstützt SSTL_18 Dateneingänge
  • Differential-Takteingänge (CLK und CLK)
  • Unterstützt LVCMOS-Schaltpegel auf den Steuerungs- und RESET-Eingängen
  • Überprüft die Parität auf DIMM-unabhängigen Dateneingängen
  • Kann mit einem zweiten SN74SSTUB32866 kaskadiert werden
  • Unterstützt den Industrie-Temperaturbereich (-40 °C bis +85 °C)
Veröffentlichungsdatum: 2020-12-21 | Aktualisiert: 2024-10-24