Texas Instruments AM62A/AM62A-Q1 Arm®-basierte Prozessoren
Die Arm®-basierten Prozessoren AM62A/AM62A-Q1 von Texas Instruments sind Teil der für Fahrzeuge geeigneten Produktfamilie heterogener Arm-Prozessoren. Diese Prozessoren umfassen Embedded-Deep-Learning (DL), Vision-Verarbeitungsbeschleunigung und -Video, Display-Schnittstelle sowie umfangreiche Fahrzeugperipherie- und Netzwerkoptionen. Die AM62A/AM62A-Q1-Prozessoren sind für Kabinenüberwachungssysteme und -treiber, die nächste Generation von eMirror-Systemen, Gebäudeautomatisierung und Fabrikautomatisierung ausgelegt.Die AM62A/AM62A-Q1-Prozessoren von TI umfassen ein umfangreiches Peripheriegeräteset, um eine Konnektivität auf Systemebene zu ermöglichen, wie z. B. USB, Kameraschnittstelle, MMC/SD, OSPI, CAN-FD und GPMC für eine parallele Host-Schnittstelle zu einem externen ASIC/FPGA. Diese Prozessoren unterstützen mit dem eingebauten Hardware-Sicherheitsmodul (HSM) ein sicheres Hochfahren für den IP-Schutz. Die AM62A/AM62A-Q1-Prozessoren nutzen eine fortschrittliche Leistungsmanagement-Unterstützung für tragbare und leistungsempfindliche Applikationen.
Die AM62A-Q1-Prozessoren sind gemäß AEC-Q100 für Fahrzeuganwendungen zugelassen.
Merkmale
- Prozessorkerne:
- Bis zu ARM Cortex-A53-64-Bit-Quad-Mikroprozessor-Subsystem mit bis zu 1,4 GHz
- Quad-Core Cortex-A53-Cluster mit 512 KB L2-geteiltem Cache mit SECDED ECC
- Jeder A53-Core verfügt über 32 KB L1-DCache mit SECDED ECC und 32 KB L1-ICache mit Paritätsschutz
- Single-Core Arm Cortex-R5F bei bis zu 800 MHz, integriert als Teil des MCU-Kanals mit FFI
- 32 KB ICache, 32 KB L1 DCache und 64 KB TCM mit SECDED ECC auf allen Speichern
- 512 KB SRAM mit SECDED ECC
- Single-Core ARM Cortex-R5F bei bis zu 800 MHz, integriert zur Unterstützung des Gerätemanagements
- 32 KB ICache, 32 KB L1 DCache und 64 KB TCM mit SECDED ECC auf allen Speichern
- Deep-Learning-Beschleuniger basierend auf dem Single-Core-C7x
- C7x Gleitkomma, bis zu 40 GFLOPS, 256-Bit Vektor DSP bei 1,0 GHz
- Matrix Multiply Accelerator (MMA), bis zu 2 TOPS (8b) bei 1,0 GHz
- 32 KB L1-DCache mit SECDED ECC und 64 KB L1-ICache mit Paritätsschutz
- 1,25 MB von L2 SRAM mit SECDED ECC
- Vision Processing Accelerator (VPAC) mit Bildsignalprozessor (ISP) und mehreren vision assist Beschleunigern:
- 315 MPixel/s ISP; bis zu 5 MP bei 60 fps
- Unterstützung für 12-Bit-RGB-IR
- Unterstützung für bis zu 16-Bit Eingangs-RAW-Format
- Leitungsunterstützung bis 4096
- Unterstützung für großen Dynamikbereich (WDR), Linsenverzerrungskorrektur (LDC), Vision-Imaging-Subsystem (VISS) und Multi-Scalar (MSC)
- Ausgabefarbformat: 8-Bit, 12-Bit und YUV 4:2:2, YUV 4:2:0, RGB, HSV/HSL
- Bis zu ARM Cortex-A53-64-Bit-Quad-Mikroprozessor-Subsystem mit bis zu 1,4 GHz
- AEC-Q100-qualifiziert (Automotive)
- Sicherheit:
- Unterstützung für Secure Boot
- Hardware-erzwungener Root-of-Trust (RoT)
- Unterstützung für den Wechsel von RoT über einen Backup-Schlüssel
- Unterstützung für den Takeover-, IP- und Anti-Rollback-Schutz
- Unterstützung für Trusted Execution Environment (TEE)
- Arm TrustZone-basierte TEE
- Umfangreiche Firewall-Unterstützung für Isolierung
- Sicherer Watchdog/Timer/IPC
- Unterstützung für sichere Speicherung
- Unterstützung für Replay Protected Memory Block (RPMB).
- Dedizierter Sicherheitscontroller mit benutzerprogrammierbarem HSM-Kern und dediziertem Sicherheits-DMA- und IPC-Subsystem für isolierte Verarbeitung
- Kryptografische Beschleunigungsunterstützung
- Sitzungsabhängige kryptografische Engine mit der Fähigkeit, das Schlüsselmaterial auf der Grundlage des eingehenden Datenstroms automatisch umzuschalten
- Unterstützt kryptografische Cores
- AES – 128-/192-/256-Bit Schlüsselgrößen
- SHA2 – 224-/256-/384-/512-Bit-Schlüsselgrößen
- DRBG mit einem echten Zufallszahlengenerator
- PKA (Public Key Accelerator) zur Unterstützung der RSA/ECC-Verarbeitung für sicheren Start
- Sitzungsabhängige kryptografische Engine mit der Fähigkeit, das Schlüsselmaterial auf der Grundlage des eingehenden Datenstroms automatisch umzuschalten
- Sicherheit debuggen
- Sicherer Software-gesteuerter Debug-Zugang
- Sicherheitsbewusstes Debugging
- Unterstützung für Secure Boot
- Technologie/Gehäuse
- 16 nm FinFET-Technologie
- 18 mm x 18 mm, 0,8 mm Pitch Full-Array, 484-Pin FCBGA (AMB)
Applikationen
- Fahrerüberwachungssysteme (DMS)/Aufsichtssysteme (OMS)
- eMirror/Camera Mirror System (CMS)
- Machine-Vision-Kameras
- Strichcodescanner
- Frontkamera-Systeme
- Aufsteckbare Kamera/Videotürklingel
- Autonome mobile Roboter (AMR)
Videos
Funktionales Blockdiagramm
Weitere Ressourcen
- AM62Ax Arm-basierte Prozessoren Technisches Referenzhandbuch
- Anwendungshinweis - AM625/AM623 und AM62A7/AM62A3 Schematischer Entwurf und Checkliste zur Überprüfung
- Anwendungshinweis – AM62Ax Maximale aktuelle Bewertungen
- Anwendungshinweis – Erstellen einer Edge-KI-Anwendung für den automatisierten Einzelhandelsscanner auf AM6xA MPUs
- Anwendungshinweis - Hardware Design Guide für AM62A Geräte
- Anwendungshinweis - Keyword Spotting mit KI am Rande mit Arm-basierten Prozessoren
- PMIC-Lösung für AM62A
- Fachartikel - Wie Bildverarbeitungsprozessoren die KI-Fähigkeiten von Video-Türklingeln und Smart Retail Designs erweitern
- Benutzerhandbuch – TPS65931211-Q1 PMIC-Benutzerhandbuch für AM62A
- White Paper - Fahrer- und Insassenüberwachungssysteme auf AM62A
- White Paper - Kamera-Spiegel-Systeme auf AM62A
- White Paper - Erleichterung bei der Entwicklung sicherheitszertifizierter Systeme
Veröffentlichungsdatum: 2023-10-17
| Aktualisiert: 2025-05-19
