STMicroelectronics STM32 L5-MCUs mit extrem geringem Stromverbrauch
Die STM32 L5-MCUs mit extrem geringem Stromverbrauch von STMicroelectronics sind für eine Embedded-Applikation ausgelegt, die zusätzliche Sicherheit und einen geringen Stromverbrauch erfordert. Diese MCUs basieren auf dem ARM® Cortex®-M33-Prozessor und seinem TrustZone® für ARMv8-M zusammen mit der ST Sicherheitsimplementierung. Die STM32 L5-MCUs verfügen über einen Flash-Speicher von 512 Kilobyte und einen SRAM von 256 Kilobyte. Mit Hilfe eines neuen Cores und eines neuen ST ART Acccelerator™ erreichen die STM32 L5-MCUs ein verbessertes Leistungsniveau. STM32 L5-MCUs bieten ein großes Portfolio mit 7 Gehäusen und unterstützen eine Umgebungstemperatur von bis zu +125 °C.Merkmale
- Extrem geringer Stromverbrauch mit Flex-Leistungssteuerung:
- Stromversorgungsbereich: 1,71 V bis 3,6 V
- Temperaturbereich: -40 °C bis +85 °C/+125 °C
- BAM-Modus (Batch-Erfassungsmodus)
- 187 nA im VBAT-Modus: Versorgung für RTC und 32x32-Bit-Backup-Register
- Abschaltmodus: 17nA (5 Wakeup-Pins)
- Standby-Modus: 108 nA (5 Wakeup-Pins)
- Standby-Modus mit RTC: 222 nA
- Stopp 2 mit RTC: 3,16 μa
- Betriebsmodus (LDO-Modus): 106 μA/MHz
- Betriebsmodus (SNT-Abwärtswandlermodus): 62 μA/MHz bei 3 V
- Wakeup vom Stopp-Modus: 5 µs
- Brown-Out-Reset (BOR) in allen Modi mit Ausnahme von Abschaltung
- Core:
- ARM Cortex-M33-32-Bit-CPU mit TrustZone und FPU
- ART Accelerator:
- Befehlscache von 8 Kilobyte ermöglicht eine 0-Wartezustands-Ausführung vom Flash-Speicher und externen Speichern; Frequenz bis zu 110 MHz, MPU, 165 DMIPS und DSP-Anweisungen
- Speicher:
- Bis zu 512 Kilobyte Flash und zwei Bänke Lese-während-Schreiben
- SRAM von 256 Kilobyte, einschließlich 64 Kilobyte mit Hardware-Paritätsprüfung
- Externe Speicherschnittstelle zur Unterstützung von SRAM-, PSRAM-, NOR- und NAND-Speichern
- OCTO-SPI-Speicherschnittstelle
- Sicherheit:
- ARM TrustZone und sichere I/Os, Speicher und Peripherie
- Flexibles Lebenszyklus-Schema mit Ausleseschutz (RDP)
- Root of Trust dank einzigartigem Booteintrags- und Ausblendungsschutz-Bereich (HDP)
- Sichere Firmware-Installation (SFI) dank Embedded-RSS (Root Secure Services, RSS)
- Sichere Unterstützung für Firmware-Upgrade mit TF-M
- HASH-Hardware-Beschleuniger
- Aktiver Manipulationsschutz und Schutz gegen Temperatur-, Spannungs- und Frequenzangriffe
- NIST SP800-90B-konformer echter Zufallsnummerngenerator
- Eindeutige 96-Bit-ID
- OTP von 512 Byte für Benutzerdaten
- Takt-Management:
- Quarzoszillator: 4 MHz bis 48 MHz
- Quarzoszillator für RTC (LSE): 32 kHz
- Interner werksseitig getrimmter 16-MHz-RC (±1 %)
- Interner stromsparender 32-kHz-RC (±5 %)
- Interne Multispeed-Oszillatoren von 100 kHz bis 48 MHz und automatisch getrimmt durch LSE (Genauigkeit über ±0,25 %)
- Interne 48 MHz mit Taktwiederherstellung
- 3 PLLs für Systemtakt, USB, Audio und ADC
STM32 L5-Schaltplan-Diagramm
Videos
Veröffentlichungsdatum: 2020-01-22
| Aktualisiert: 2025-01-14
