Renesas Electronics 9ZML12x3E Taktpuffer
Die 9ZML12x3E Taktpuffer von IDT sind verbesserte DB1200ZL-Derivate der 2. Generation. Diese 9ZML12x3E Puffer sind Pin-kompatibel mit 9ZML1232B und bieten eine verbesserte Phasen-Jitter-Leistung. Der 9ZML12x3E Taktpuffer mit fester externer Rückkopplung sorgt für niedrigen Drift bei kritischen QPI/UPI-Applikationen. Jeder Eingangskanal verfügt über eine Software-einstellbare Verzögerung von Eingang zu Ausgang, um das Transportverzögerungs-Management für komplexe Servertopologien zu vereinfachen. Zu den Funktionen gehören drei wählbare SMBus-Adressen, ein 100-MHz-Phasenregelkreis-Modus (PLL) und zwei durch Software konfigurierbare Eingangs-Ausgangs-Verzögerungsleitungen. Diese Puffer 9ZML1233E und 9ZML1253E bieten einen SMBus-Schreibsperrpin für eine erhöhte Geräte- und Systemsicherheit. Typische Applikationen umfassen Server, Speicher, Netzwerke und Solid-State-Drives (SSDs).Merkmale
- SMBus-Schreibsperre erhöht die Systemsicherheit
- 2 Software-konfigurierbare Eingang-Ausgang-Verzögerungsleitungen verwalten
Transportverzögerungen für komplexe Topologien - LP-HCSL-Ausgänge eliminieren 24 Widerstände und sparen 41 mm2
Fläche (1233E) - LP-HCSL-Ausgänge mit 85 Ω ZOut beseitigen 48 Widerstände und sparen
82 mm2 Fläche (1253E) - 12 OE-Pins für Hardware-Steuerung von jedem Ausgang
- 3 auswählbare SMBus-Adressen für mehrere Geräte, die das
gleiche SMBus-Segment teilen - Wählbare PLL-Bandbreite minimiert Jitterspitzen in kaskadierten
PLL-Topologien - 100 MHz PLL-Modus UPI-Unterstützung
- Unterstützt PCIe-Taktungsarchitekturen
- Gleichtaktsysteme (CC)
- Unabhängige Referenz (IR) mit und ohne Spreizspektrum
- Ausgabefunktionen:
- 12 stromsparende HCSL-Ausgangspaare (1233E)
- 12 stromsparende HCSL-Ausgangspaare mit 85 Ω Zout (1253E)
- Hardware-/SMBus-Steuerung der PLL-Bandbreite und Bypass-Änderungsmodus
ohne Stromzyklus - Spreizspektrum-kompatible Schienen verteilen den Eingangstakt für EMI-Reduzierung
Technische Daten
- <50 ps Zyklus-zu-Zyklus-Jitter
- <50 ps Versatz zwischen Ausgängen
- Eingangs-Ausgangs-Verzögerung bei 0 p/s Standard
- <50 ps Eingang-Ausgang- Verzögerungsabweichung
- Phasen-Jitter: PCIe Gen. 4 < 0,5 ps RMS
- Phasenjitter: UPI ≥9,6 GB/s <0,1 ps RMS
- Phasen-Jitter: IF-UPI < 1,0 ps RMS
Blockdiagramm 9ZML12x3E Taktpuffer
View Results ( 4 ) Page
| Teilnummer | Datenblatt | Beschreibung | Standardpackungsmenge |
|---|---|---|---|
| 9ZML1253EKILF | ![]() |
Taktsignalpuffer 9ZML1253E DB1200ZL MUX DERIV LITE +WRTLK | 168 |
| 9ZML1233EKILF | ![]() |
Taktsignalpuffer 9ZML1233E DB1200ZL MUX DERIV +WRTLK | 168 |
| 9ZML1233EKILFT | ![]() |
Taktsignalpuffer 9ZML1233E DB1200ZL MUX DERIV +WRTLK | 2500 |
| 9ZML1253EKILFT | ![]() |
Taktsignalpuffer 9ZML1253E DB1200ZL MUX DERIV LITE +WRTLK | 2500 |
Veröffentlichungsdatum: 2018-05-28
| Aktualisiert: 2023-01-23

