Microchip Technology LAN8830 Gigabit-Ethernet-Transceiver mit RGMII

Microchip Technology LAN8830 Gigabit-Ethernet-Transceiver mit RGMII sind integrierte Dreifach-Geschwindigkeits-Ethernet-Transceiver (10Base-T/100Base-TX/1000Base-T), die für die Übertragung und den Empfang von Daten auf standardmäßigen CAT-5-, CAT-5e- und CAT6-UTP-Kabeln (Unshielded Twisted Pair) ausgelegt sind. Der LAN8830 verfügt über ein RGMII (Reduced Gigabit Media Independent Interface) zum Anschluss von Ethernet-Schaltern, Mikrocontrollern oder Mikroprozessoren. Außerdem versorgt ein eingebetteter Ethernet-Media-Access-Controller (MAC) die RGMIII-Schnittstelle für die Datenübertragung mit 1000 Mbps oder 10/100 Mbps.

Die Microchip LAN8830-Transceiver reduzieren die Board-Kosten und vereinfachen das Board-Layout durch die Verwendung von On-Chip-Endabschluss-Widerständen für die vier differentiellen Paare. Außerdem verfügt der LAN8830 über einen LDO-Controller zur Ansteuerung eines kostengünstigen MOSFET, der den 1,2-V-Core versorgt.

Die Bauteile bieten Diagnosefunktionen für den Systemaufbau und die Fehlersuche bei Produktionstests und Produktbereitstellung. Die parametrische NAND-Tree-Unterstützung ermöglicht die Fehlererkennung zwischen den I/Os des LAN8830 und dem Board. Die LinkMD® TDR-basierte Kabeldiagnose identifiziert fehlerhafte Kupferverkabelung. Die Remote- und lokalen Loopback-Funktionen überprüfen analoge und digitale Datenpfade.

Der LAN8830 wird in einem RoHS-konformen 48-Pin-QFN-Gehäuse geliefert.

Merkmale

  • 10/100/1000 MBit/s Einzelchip-Ethernet-Transceiver, geeignet für IEEE 802.3 Applikationen
  • RGMII mit 3.3 V/2.5 V/1.8 V toleranten E/As
    • RGMII Timing unterstützt die On-Chip-Verzögerung gemäß RGMII Version 2.0 mit Programmieroptionen für die externe Verzögerung und Anpassungen/Korrekturen der TX- und RX-Timingpfade
  • Auto-Negotiation, zur automatischen Auswahl der höchsten Verbindungsgeschwindigkeit (10/100/1000Mbps) und Duplex (Halb-/Vollduplex)
  • On-Chip-Endabschluss-Widerstände für die differentiellen Paare
  • On-Chip LDO-Controller zur Unterstützung des Betriebs mit einer 3,3V-Versorgung - erfordert nur einen externen FET zur Erzeugung von 1,1 V für den Core
  • Unterstützung von Jumbo Frames bis zu 16 KB
  • 125 MHz Referenz-Taktausgang
  • Energieerkennungs-Abschaltmodus zur Reduzierung des Stromverbrauchs, wenn das Kabel nicht angeschlossen ist
  • Unterstützung für energieeffizientes Ethernet (EEE) mit stromsparendem Idle-Modus (LPI) und Takt-Stopp für 100BASE-TX/1000BASE-T sowie Reduzierung der Sende-Amplitude bei der Option 10BASE-Te
  • Wake-On-LAN (WOL)-Unterstützung mit robuster benutzerdefinierter Paketerkennung
  • Anzeige der Signalqualität
  • Programmierbare LED-Ausgänge für Link, Aktivität und Geschwindigkeit
  • LinkMD® TDR-basierte Kabeldiagnose zur Identifizierung fehlerhafter Kupferverkabelung
  • Parametrische NAND-Tree-Unterstützung zur Erkennung von Fehlern zwischen Chip I/Os und Board
  • Loopback-Modi für Diagnosezwecke
  • Automatischer MDI/MDI-X-Crossover zur Erkennung und Korrektur der Verdrehung des Aderpaars bei allen Betriebsgeschwindigkeiten
  • Automatische Erkennung und Korrektur von Paarvertauschungen, Paarversatz und Paar-Polarität
  • MDC/MDIO Management-Schnittstelle für PHY-Registerkonfiguration
  • Option für Interrupt-Pins
  • Abschalt- und Stromsparmodi
  • Betriebsspannungen
    • 1,1 V (externer FET oder Regler) Core (VDD, VDDAL, VDDAL_PLL)
    • 3,3 V, 2,5 V oder 1,8 V VDD I/O (VDDIO)
    • 3,3 V oder 2,5 V Transceiver (VDCLA)
  • Erhältlich in kommerziellen (0 °C bis +70 °C) und erweiterten industriellen (-40 °C bis +105 °C) Temperaturbereichen
  • 48-Pin-VQFN-Gehäuse (7 mm × 7 mm)

Applikationen

  • Industriesteuerung
  • Laser-/Netzwerk-Drucker
  • Netzwerkgebundener Speicher (NAS)
  • Netzwerkserver
  • Gigabit-LAN auf Motherboard (GLOM)
  • Breitband-Gateway
  • Gigabit-SOHO/SMB-Router
  • IPTV
  • IP-Set-Top-Box
  • Spielkonsolen
  • Triple-Play-Mediencenter (Daten, Sprache, Video)

SYSTEMBLOCKDIAGRAMM

Blockdiagramm - Microchip Technology LAN8830 Gigabit-Ethernet-Transceiver mit RGMII
Veröffentlichungsdatum: 2022-11-15 | Aktualisiert: 2023-05-08