SN65LVDS302ZXH

Texas Instruments
595-SN65LVDS302ZXH
SN65LVDS302ZXH

Herst.:

Beschreibung:
LVDS-IC-Schnittstelle Programmable 27-bit display serial inter A 595-SN65LVDS302ZXHR

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 347

Lagerbestand:
347 sofort lieferbar
Lieferzeit ab Hersteller:
6 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Bestellmengen größer als 347 können einer Mindestbestellmenge unterliegen.
Minimum: 1   Vielfache: 1
Stückpreis:
€ -,--
Erw. Preis:
€ -,--
Vorauss. Zolltarif:

Preis (EUR)

Menge Stückpreis
Erw. Preis
€ 3,04 € 3,04
€ 2,28 € 22,80
€ 2,09 € 52,25
€ 1,88 € 188,00
€ 1,78 € 445,00
€ 1,70 € 979,20
€ 1,63 € 1 877,76
€ 1,60 € 4 608,00

Alternativverpackung

Herst. Teilenr.:
Verpackung:
Reel, Cut Tape, MouseReel
Verfügbarkeit:
Auf Lager
Preis:
€ 2,56
Min:
1

Ähnliches Produkt

Texas Instruments SN65LVDS302ZXHR
Texas Instruments
Serialisierer & Deserialisierer - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS302ZXH

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: LVDS-IC-Schnittstelle
RoHS:  
Serial Interface Receiver
300 Mb/s
LVDS
CMOS
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
With ESD Protection
Tray
Marke: Texas Instruments
Feuchtigkeitsempfindlich: Yes
Pd - Verlustleistung: 64.7 mW
Produkt: LVDS Interface ICs
Produkt-Typ: LVDS Interface IC
Serie: SN65LVDS302
Verpackung ab Werk: 576
Unterkategorie: Interface ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542399000
USHTS:
8542390090
ECCN:
EAR99

SN65LVDS302 Anzeigeempfänger mit serieller Schnittstelle

Der Texas Instruments SN65LVDS302 programmierbare 27-Bit-Anzeigeempfänger mit serieller Schnittstelle deserialisiert FlatLink™ 3G-konforme serielle Eingangsdaten zu 27 parallelen Datenausgängen. Der SN65LVDS302 Empfänger von Texas Instruments enthält ein Schieberegister, um 30 Bits von 1 2 oder 3 seriellen Eingängen zu laden. Nach der Überprüfung des Paritätsbits werden 24-Pixel- und drei Steuerbits an den parallelgeschalteten CMOS-Ausgängen gespeichert. Wenn die Paritätsprüfung die korrekte Parität bestätigt, bleibt der CPE-Ausgang (Channel Parity Error, CPE) niedrig. Wenn ein Paritätsfehler erkannt wird, erzeugt der CPE-Ausgang einen hohen Puls, während der Datenausgangsbus das neu empfangene Pixel ignoriert. Stattdessen wird das letzte Datenwort für einen weiteren Taktzyklus auf dem Ausgangsbus gehalten.