DK-DEV-5SGXEA7N

Altera
989-DK-DEV-5SGXEA7N
DK-DEV-5SGXEA7N

Herst.:

Beschreibung:
Programmierbare logische IC-Entwicklungstools FPGA Development Kit For 5SGXEA7K2F40C2N

Lebenszyklus:
End-of-Life-Produkt :
Gilt als veraltet und wurde vom Hersteller abgekündigt

Auf Lager: 1

Lagerbestand:
1 sofort lieferbar
Lieferzeit ab Hersteller:
2 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
€ -,--
Erw. Preis:
€ -,--
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (EUR)

Menge Stückpreis
Erw. Preis
€ 6 015,70 € 6 015,70

Produktattribut Attributwert Attribut auswählen
Altera
Produktkategorie: Programmierbare logische IC-Entwicklungstools
Development Kits
FPGA
5SGXEA7K2F40C2N
Marke: Altera
Beschreibung/Funktion: Stratix V GX development kit
Schnittstellen-Typ: Ethernet, HSMC, JTAG, PCIe, QSFP
Betriebsversorgungsspannung: 19 V
Produkt-Typ: Programmable Logic IC Development Tools
Serie: Stratix V GX Development Kits
Verpackung ab Werk: 1
Unterkategorie: Development Tools
Handelsname: Stratix V FPGA
Artikel # Aliases: 980000
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

TARIC:
8473302000
CNHTS:
8543709990
CAHTS:
8473302000
USHTS:
8473301180
MXHTS:
8473300401
ECCN:
EAR99

SoC FPGA Family

Altera SoC FPGAs integrate an Arm-based hard processor system (HPS) consisting of processors, peripherals, and memory interfaces with the FPGA fabric using a high-bandwidth interconnect backbone. The devices combine the performance and power savings of hard intellectual property (IP) with the flexibility of programmable logic. These user-customizable Arm-based SoC FPGAs are ideal for reducing system power, cost, and board size by integrating discrete processors and digital signal processing (DSP) functions into a single FPGA. They differentiate the end product with custom hardware and software and add support for virtually any interface standard or protocol in the FPGA.

Stratix® Entwicklungstools der FPGA-Serie

Altera bietet eine Vielfalt an Hardware-Lösungen und Tools, die den Konstruktionsprozess verkürzen. Die Stratix®-Entwicklungstools der FPGA-Serie bieten eine umfassende Reihe von Entwicklungs-Kits, die alles enthalten, was ein Ingenieur zur Herstellung und Umsetzung einer Konstruktion in wenigen Stunden benötigt. Diese Entwicklungs-Kits liefern eine vollständige Designumgebung auf Systemebene und enthalten sowohl die Hard- wie auch die Software, die für die sofortige Entwicklung der FPGA-Konstruktionen benötigt werden.
Weitere Informationen

Stratix® V GX FPGA-Development Kit

Beim Altera Stratix® V GX FPGA-Development Kit handelt es sich um eine vollständige Designumgebung, welche die Hardware und Software Software, die zur Entwicklung von Stratix V GX FPGA-Designs erforderlich sind. Ein Designer kann die Signalqualität der FPGA-Einschwinger-Prüfkopf-I/Os (10 GBit/s und mehr) prüfen und PCI Express® (PCIe) 3.0-Designs entwickeln und testen. Der Designer kann Speicher-Subsysteme entwickeln und testen, die aus SyncFlash, DDR3 und QDR™II+ bestehen. Dieses Development Kit ermöglicht die Entwicklung und Prüfung von SDI mittels der eingebauten 75-Ohm-3G-SDI-Transceiver und die Entwicklung von eingebetteten Designs unter Verwendung des Nios® II Prozessors und des externen Speichers. Ein Designer kann mithilfe der externen RJ-45-Buchse des MegaCore® Ethernet (mit dreifacher Geschwindigkeit) Netzwerk-Designs entwickeln und testen, ebenso optische Netzwerk-Designs unter Verwendung der optischen QSFP-Schnittstelle des MAC MegaCores 10G- und 40G-Ethernet. Mit der Taktsteuerungs-GUI kann ein Designer auch den Stromverbrauch des FPGA messen und zwölf verschiedene programmierbare Taktoszillatoren steuern.