Der Link konnte zu diesem Zeitpunkt nicht generiert werden. Bitte versuchen Sie es noch einmal.
SN74LV8T596/SN74LV8T596-Q1 8-Bit-Schieberegister
Das 8-Bit-Serienladeschieberegister SN74LV8T596/SN74LV8T596-Q1 von Texas Instruments enthält ein 8-Bit-SIPO-Schieberegister (serial-in, parallel-out), das ein 8-Bit-D-Speicherregister speist. Alle Eingänge sind mit Schmitt-Triggern ausgestattet, so dass fehlerhafte Datenausgaben aufgrund von langsamen oder verrauschten Eingangssignalen ausgeschlossen sind. Das Speicherregister hat parallele Open-Drain-Ausgänge. Sowohl für das Speicher- als auch für das Schieberegister sind separate Taktgeber vorgesehen. Das Schieberegister hat einen direkten übergeordneten Clear-Eingang (SRCLR), einen seriellen Eingang (SER) und einen seriellen Ausgang (QH’) für die Kaskadierung. Wenn der Eingang für die Ausgangsfreigabe (OE) hoch ist, befinden sich die Ausgänge im Zustand hoher Impedanz. Der Betrieb des OE-Eingangs hat keinen Einfluss auf die internen Registerdaten.