SN74AC2G101PWR

Texas Instruments
595-SN74AC2G101PWR
SN74AC2G101PWR

Herst.:

Beschreibung:
Flip-Flops Two-channel configur able gate for clock

Lebenszyklus:
Neues Produkt:
Neu von diesem Hersteller.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2 400

Lagerbestand:
2 400 sofort lieferbar
Lieferzeit ab Hersteller:
18 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
€ -,--
Erw. Preis:
€ -,--
Vorauss. Zolltarif:
Gehäuse:
Ganzes Reel (Sie bestellen ein Vielfaches von 3000)

Preis (EUR)

Menge Stückpreis
Erw. Preis
Gurtabschnitt / MouseReel™
€ 1,02 € 1,02
€ 0,624 € 6,24
€ 0,525 € 13,13
€ 0,398 € 39,80
€ 0,345 € 86,25
€ 0,302 € 151,00
€ 0,272 € 272,00
Ganzes Reel (Sie bestellen ein Vielfaches von 3000)
€ 0,212 € 636,00
€ 0,204 € 1 224,00
† Für die MouseReel™ wird Ihrem Warenkorb automatisch eine Gebühr von € 5,00 hinzugefügt. MouseReel™ Bestellungen sind weder stornierbar, noch können sie zurückgegeben werden.

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Flip-Flops
RoHS:  
D-Type
2 Circuit
Push-Pull
TSSOP-16
Schmitt-Trigger
Non-Inverting
11.3 ns
- 24 mA
24 mA
1.5 V
6 V
SMD/SMT
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Marke: Texas Instruments
Maximale Taktfrequenz: 175 MHz
Anzahl der Eingabezeilen: 6 Line
Anzahl der Ausgabezeilen: 1 Line
Produkt-Typ: Flip Flops
Serie: SN74AC2G101
Verpackung ab Werk: 3000
Unterkategorie: Logic ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74AC2G101/SN74AC2G101-Q1 Gates

Die Gates SN74AC2G101/SN74AC2G101-Q1 von Texas Instruments verfügen über zwei unabhängige D-Flipflops mit einer durch die steigende Flanke getriggerten konfigurierbaren Logik-Taktfrequenz, einem Active-Low-Clear und Dateneingängen. Die Takteingänge können für mehrere Logikfunktionen mit 1 und 2 Eingängen konfiguriert werden, darunter Puffer, Inverter, AND, OR, NAND, NOR, XOR und XNOR. Alle Eingänge verfügen über eine Schmitt-Trigger-Architektur, dank der langsame oder verrauschte Eingangssignale unterstützt werden.