74LVC1G373DBVR1G4

Texas Instruments
595-4LVC1G373DBVR1G4
74LVC1G373DBVR1G4

Herst.:

Beschreibung:
Riegel Single D-Type Latch with 3S Output

Lebenszyklus:
Neues Produkt:
Neu von diesem Hersteller.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 5 997

Lagerbestand:
5 997 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
€ -,--
Erw. Preis:
€ -,--
Vorauss. Zolltarif:

Preis (EUR)

Menge Stückpreis
Erw. Preis
€ 1,13 € 1,13
€ 0,687 € 6,87
€ 0,578 € 14,45
€ 0,439 € 43,90
€ 0,379 € 94,75
€ 0,299 € 299,00
Ganzes Reel (Sie bestellen ein Vielfaches von 3000)
€ 0,256 € 768,00
€ 0,213 € 1 917,00
€ 0,212 € 3 816,00

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Riegel
RoHS:  
D-Type
LVC
1 Output
SOT-23-6
Non-Inverting
32 mA
- 32 mA
1.65 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
Marke: Texas Instruments
Montageart: SMD/SMT
Anzahl der Kanäle: 1 Channel
Anzahl der Eingabezeilen: 1 Input
Betriebsversorgungsstrom: 10 uA
Produkt-Typ: Latches
Serie: 74LVC1G373DBVR1G4
Verpackung ab Werk: 3000
Unterkategorie: Logic ICs
Versorgungsstrom - Max.: 10 uA
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74LVC1G37/SN74LVC1G37-Q1 Single-D-Type-Verriegelungen

Die SN74LVC1G37/SN74LVC1G37-Q1 Single-D-Type-Verriegelungen von Texas Instruments sind für den VCC -Betrieb von 1,65 V bis 5,5 V ausgelegt. Dieses Bauteil eignet sich besonders für die Implementierung von I/O-Anschlüssen, Buffer-Registern, Arbeitsregistern und bidirektionalen Bustreibern. Die Q-Ausgänge folgen den Dateneingängen (D), während der Verriegelungsfreigabe-Eingang (LE) hoch ist. Wenn LE auf Low gesetzt wird, werden die Q-Ausgänge auf den Logikpegeln verriegelt, die an den D-Eingängen eingerichtet sind.